Title | 一种芯片设计方法及终端 |
Author | |
First Inventor | 宋轩
|
Original applicant | 南方科技大学
|
First applicant | 南方科技大学
|
Address of First applicant | 518000 广东省深圳市南山区桃源街道学苑大道1088号
|
Current applicant | 南方科技大学
|
Address of Current applicant | 518000 广东省深圳市南山区桃源街道学苑大道1088号 (广东,深圳,南山区)
|
First Current Applicant | 南方科技大学
|
Address of First Current Applicant | 518000 广东省深圳市南山区桃源街道学苑大道1088号 (广东,深圳,南山区)
|
Application Number | CN202310475742.9
|
Application Date | 2023-04-28
|
Open (Notice) Number | CN116187265B
|
Date Available | 2023-07-25
|
Publication Years | 2023-07-25
|
Status of Patent | 授权
|
Legal Date | 2023-07-25
|
Subtype | 授权发明
|
SUSTech Authorship | First
|
Abstract | 本发明公开了一种芯片设计方法及终端,接收芯片参数目标、布线目标以及元器件备选库;根据所述芯片参数目标以及预设第一强化学习模型从所述元器件备选库中得到目标元器件;根据所述芯片参数目标、布线目标以及预设第二强化学习模型得到所述目标元器件的布线方案;本发明将芯片设计过程中的元器件选型和布线结合在一起,先根据预设的芯片参数目标挑选出目标元器件,再基于选择好的目标元器件进行目标的优化,减少了强化学习模型的计算压力,从而提高了芯片设计的效率,并且能够实现自动的芯片设计,减少人工成本;同时,使用强化学习模型还能够在使用过程中根据反馈不断进行迭代,能够快速提高芯片的设计效率和质量。 |
Other Abstract | 本发明公开了一种芯片设计方法及终端,接收芯片参数目标、布线目标以及元器件备选库;根据所述芯片参数目标以及预设第一强化学习模型从所述元器件备选库中得到目标元器件;根据所述芯片参数目标、布线目标以及预设第二强化学习模型得到所述目标元器件的布线方案;本发明将芯片设计过程中的元器件选型和布线结合在一起,先根据预设的芯片参数目标挑选出目标元器件,再基于选择好的目标元器件进行目标的优化,减少了强化学习模型的计算压力,从而提高了芯片设计的效率,并且能够实现自动的芯片设计,减少人工成本;同时,使用强化学习模型还能够在使用过程中根据反馈不断进行迭代,能够快速提高芯片的设计效率和质量。 |
IPC Classification Number | G06F30/394
; G06F30/398
; G06F30/27
|
INPADOC Legal Status | (+PATENT GRANT)[2023-07-25][CN]
|
INPADOC Patent Family Count | 1
|
Extended Patent Family Count | 1
|
Priority date | 2023-04-28
|
Patent Agent | 林栋
|
Agency | 深圳市博锐专利事务所
|
URL | [Source Record] |
Data Source | PatSnap
|
Document Type | Patent |
Identifier | http://kc.sustech.edu.cn/handle/2SGJ60CL/562317 |
Department | Department of Computer Science and Engineering |
Recommended Citation GB/T 7714 |
宋轩,谢洪彬. 一种芯片设计方法及终端[P]. 2023-07-25.
|
Files in This Item: | There are no files associated with this item. |
|
Items in the repository are protected by copyright, with all rights reserved, unless otherwise indicated.
Edit Comment